Intel

Core I5-10110y Firmware

7 Schwachstellen gefunden.

Hinweis: Diese Liste kann unvollständig sein. Daten werden ohne Gewähr im Ursprungsformat bereitgestellt.
  • EPSS 0.05%
  • Veröffentlicht 11.11.2022 16:15:12
  • Zuletzt bearbeitet 29.01.2025 21:15:13

Improper input validation for some Intel(R) PROSet/Wireless WiFi, Intel vPro(R) CSME WiFi and Killer(TM) WiFi products may allow unauthenticated user to potentially enable denial of service via local access.

  • EPSS 0.32%
  • Veröffentlicht 18.08.2022 20:15:11
  • Zuletzt bearbeitet 05.05.2025 17:18:03

Non-transparent sharing of return predictor targets between contexts in some Intel(R) Processors may allow an authorized user to potentially enable information disclosure via local access.

  • EPSS 0.09%
  • Veröffentlicht 15.06.2022 21:15:09
  • Zuletzt bearbeitet 05.05.2025 17:17:42

Improper input validation for some Intel(R) Processors may allow an authenticated user to potentially cause a denial of service via local access.

  • EPSS 0.14%
  • Veröffentlicht 12.05.2022 17:15:09
  • Zuletzt bearbeitet 05.05.2025 17:17:30

Hardware debug modes and processor INIT setting that allow override of locks for some Intel(R) Processors in Intel(R) Boot Guard and Intel(R) TXT may allow an unauthenticated user to potentially enable escalation of privilege via physical access.

  • EPSS 0.04%
  • Veröffentlicht 12.05.2022 17:15:09
  • Zuletzt bearbeitet 05.05.2025 17:17:31

Sensitive information accessible by physical probing of JTAG interface for some Intel(R) Processors with SGX may allow an unprivileged user to potentially enable information disclosure via physical access.

  • EPSS 0.14%
  • Veröffentlicht 09.02.2022 23:15:15
  • Zuletzt bearbeitet 05.05.2025 17:17:09

Insufficiently protected credentials in USB provisioning for Intel(R) AMT SDK before version 16.0.3, Intel(R) SCS before version 12.2 and Intel(R) MEBx before versions 11.0.0.0012, 12.0.0.0011, 14.0.0.0004 and 15.0.0.0004 may allow an unauthenticated...

  • EPSS 0.24%
  • Veröffentlicht 14.11.2019 19:15:13
  • Zuletzt bearbeitet 21.11.2024 04:20:35

TSX Asynchronous Abort condition on some CPUs utilizing speculative execution may allow an authenticated user to potentially enable information disclosure via a side channel with local access.