Hinweis: Diese Liste kann unvollständig sein. Daten werden ohne Gewähr im Ursprungsformat bereitgestellt.
6.5
CVE-2021-26341
- EPSS 0.08%
- Veröffentlicht 11.03.2022 18:15:10
- Zuletzt bearbeitet 21.11.2024 05:56:09
Some AMD CPUs may transiently execute beyond unconditional direct branches, which may potentially result in data leakage.
5.5
CVE-2021-26336
- EPSS 0.13%
- Veröffentlicht 16.11.2021 19:15:08
- Zuletzt bearbeitet 21.11.2024 05:56:08
Insufficient bounds checking in System Management Unit (SMU) may cause invalid memory accesses/updates that could result in SMU hang and subsequent failure to service any further requests from other components.
5.5
CVE-2021-26337
- EPSS 0.13%
- Veröffentlicht 16.11.2021 19:15:08
- Zuletzt bearbeitet 21.11.2024 05:56:08
Insufficient DRAM address validation in System Management Unit (SMU) may result in a DMA read from invalid DRAM address to SRAM resulting in SMU not servicing further requests.